(clique para expandir o menu)
O oferecimento da disciplina de Arquitetura de Computadores tem o objetivo de fortalecer a área de ensino de Circuitos Lógicos, Sistemas Digitais e disciplinas afins. Nessa disciplina, em um primeiro momento, será feita uma revisão dos pontos mais relevantes de Circuitos Lógicos. Um dos aspectos mais relevantes da disciplina é a introdução da Linguagem  de Descrição de Hardware, também conhecida como VHDL. Essa linguagem é a ferramenta mais atual para projeto de dispositivos lógicos, entre eles, os dispositivos lógicos programáveis, tais como o FPGA. Na disciplina serão explorados os softwares Logisim e Quartus (Intel/Altera).  Acredita-se que esse conhecimento seja de extrema relevância para toda a área de Sistemas Digitais e Sistemas Embarcados.
      Fonte: Capa do livro texto.  

1° Semestre de 2018

  • Plano de Ensino (pdf)
  • Ementa
    1. Introdução
    2. Projeto de Lógica Combinatória
    3. Projeto de Lógica Digital
    4. Linguagens de Descrição de Hardware
    5. Blocos de Construção Digital
    6. Arquitetura
    7. Programação em C.
  • Revisão Circuitos Lógicos (Livro referência: Tocci)
    • Cap. 1 - Sistemas de numeração e códigos (pdf)
    • Cap. 2 - Conversão (pdf)
    • Cap. 3 - Códigos (pdf)
    • Cap. 4 - Portas lógicas e álgebra Booleana (pdf)
    • Cap. 5 e 6 - Circuitos lógicos combinacionais (pdf)
    • Cap. 7 e 8 - Flip-flop e dispositivos correlatos (pdf
    • Cap. 9 - Aritmética Digital (pdf)
    • Cap. 10 - Contadores e Registradores (pdf)
  • Livro texto
    • Harris, D. and Harris, S., 2010. Digital design and computer architecture. Morgan Kaufmann. (zip) - O pdf foi disponibilizado gratuitamente pelos autores.
  • Slides do Livro texto (Material desenvolvido durante a Estudo Orientado - Mestrado. Alunos: Márcia, Pedro e Priscila.) 
    • Parte 1 - Cap. 1 a 3 (pdf)
    • Parte 2 - Cap. 5, 6 e Anexo C (pdf)
    • Parte 3 - Cap. 4 - VHDL (pdf)
      • Quartus manual (pdf)
      • Software online para simulação de VHDL (html)
      • Notepad++ (html)
      • Exemplos VHDL
        • Exemplo 01 - PortaAND2to1 (zip)
        • Exemplo 02 - PortaAND3to1 (zip)
        • Exemplo 03 - PortaOR2to1 (zip)
        • Exemplo 04 - PortaANDOR2to1 (zip)
        • Exemplo 05 - PortaGATES2to1 (zip)
        • Exemplo 06 - Sinal (zip)
        • Exemplo 07 - Sinal2 (zip)
        • Exemplo 08 - Mux2 (zip)
        • Exemplo 09 - FFD (zip)
        • Exemplo 10 - HelloWorld (zip)
      • Mecurio IV Kit - Macnica (html)
        • Guia rápido (pdf)
        • Manual (pdf)
        • Lab 1 Demonstração simples da Placa (zip)
        • Lab 2 Demonstração do teclado (zip)
        • Lab 3 Calculador simples utilizando teclado (zip)
        • Lab 4 Cronômetro (zip)
        • Lab 5 Termômetro (zip)
      • Parte 4 - Exemplo de CPU (pdf)
        • Exemplo 1 (zip)
        • Exemplo 2 (zip)
  • Tutorial para o Logisim (html)
  • Avaliação: Exercícios ao longo do semestre e um trabalho prático ou projeto no Quartus/Logisim. 
  • Exercícios: até que todos os alunos estejam no portal didático, também colocarei aqui os exercícios. Os alunos poderão enviar por email até às 23h55 do dia previsto.
    • Exercício 01 - Prazo: 08/03/2018 (pdf)

Última atualização: 25/04/2019